+ ADSP-BF504, Сигнальный процессор семейства Blackfin
 

ADSP-BF504 Сигнальный процессор семейства Blackfin

 

Блок-схема

ADSP-BF504, Сигнальный процессор семейства Blackfin
Увеличить

Группа компонентов

Сигнальные Процесоры

Основные параметры

ЦПУ: Ядро Blackfin
ЦПУ: F,МГц от 0 до 400
Память: RAM,КБайт 68
I/O (макс.),шт. 35
Таймеры: 32-бит,шт 8
Таймеры: Каналов ШИМ,шт 2
Таймеры: RTC Нет
Интерфейсы: UART,шт 2
Интерфейсы: SPI,шт 2
Интерфейсы: CAN,шт 1
Интерфейсы: DMA,шт 14
VCC от 1.14 до 1.47
ICC,мА 76
TA,°C от -40 до 85
Корпус LFCSP-88

Общее описание

Отличительные особенности:

  • Общие:
    • Высокопроизводительное ядро Blackfin частотой до 400 МГц;
    • Два 16-разрядных умножителя, 40-разрядное АЛУ и устройство сдвига, четырехвходовое 8-разрядное видео-АЛУ;
    • RISC-подобная архитектура регистров и набор инструкций, удобный для программирования и эффективной работы компилятора;
    • Продвинутые средства отладки трассировки и профилирования;
    • Широкий выбор напряжений питания, поддерживаемых процессором для портов ввода/вывода;
    • 32 Мб Flash-памяти программ (ADSP-BF504F и ADSP-BF506F);
    • Функция программного управления внешним источником питания;
    • 88-контакный (12×12 мм) LFCSP корпус (ADSP-BF504 и ADSP-BF504F);
    • 120-контакный (14×14 мм) LQFP корпус (ADSP-BF506F);
    • Коммерческий (0…+85 °С) и промышленный (-40…+85 °С) диапазоны рабочих температур.
  • Память:
    • 68 килобайт L1-памяти (ОЗУ ядра процессора);
    • 4 Мегабайта встроенной Flash-памяти, доступной через бесшовный интерфейс с поддержкой непосредственного исполнения программ и boot-загрузки;
    • Гибкие настройки для boot-загрузки с внешней или внутренней флэш-памяти, а также с хост-устройств через SPI, PPI или UART порты;
    • Поддержка механизмов защиты памяти и кэширования.
  • Периферия:
    • Два 32-разрядных счетчика с энкодером;
    • Восемь 32-разрядных таймер-счетчиков с поддержкой ШИМ;
    • Два 3-фазных 16-разрядных ШИМ-контроллера;
    • Два двухканальных полнодуплексных синхронных последовательных порта (SPORT) с поддержкой восьми стерео I2S каналов;
    • Два последовательных порта SPI;
    • Два UART порта с поддержкой IrDA®;
    • Параллельный интерфейс PPI с поддержкой видеорежимов ITU-R 656;
    • Интерфейс RSI для внешних накопителей с поддержкой MMC, SD, SDIO и CE-ATA устройств;
    • Встроенный 12-разрядный АЦП до 2 МГц;
    • ACM-модуль управления внешними АЦП;
    • Интерфейс CAN;
    • Двухпроводный интерфейс TWI;
    • 12 каналов DMA периферия-память;
    • 2 канала DMA память-память;
    • 52 прерывания в контроллере событий;
    • 35 выводов общего назначения с программируемым гистерезисом;
    • Отладочный интерфейс JTAG;
    • Программное управление частотой ядра с помощью встроенного умножителя на синтезаторе ФАПЧ.
Datasheet
 
ADSP-BF504, ADSP-BF504F, ADSP-BF506F (3.6 Мб), 08.09.2011

Производитель
 

Где купить
 


Дистрибуторы

Дилеры

Где купить ещё

Datasheet

ADSP-BF504, ADSP-BF504F, ADSP-BF506F Сигнальный процессор семейства Blackfin (3.6 Мб), 08.09.2011




Автор документа: Жанна Свирина, http://www.gaw.ru
Кол-во просмотров: 4858
Дата публикации: 08.09.2011 09:49
Дата редактирования: 08.09.2011 10:03


подписка на новости

Подпишись на новости!

Продажа силового и бронированного кабеля и провода в Москве



Мероприятия:

17-я международная выставка ChipEXPO - 2019