Блок-схема
Группа компонентов
CPLD/SPLD
Основные параметры
Логические элементы,шт |
1270
|
Макроячейки,шт |
980
|
Всторенная память: Объем памяти,Кбит |
8.192
|
Всторенная память: Тип памяти |
Flash
|
tPD (тип.),нс |
6.2
|
I/O (макс.),шт. |
271
|
F (макс.),МГц |
304
|
VCC,В |
от 1.8 до 3.3
|
VCC I/O,В |
от 2.2 до 3.3
|
TA,°C |
от -40 до 100
|
Корпус |
TQFP-100
FBGA-256
FBGA-324
|
Общее описание
Отличительные особенности
Новые возможности семейства MAX V позволяют пользователю реализовать различные задачи управления в одном устройстве. Сочетание низкой цены, малого энергопотребления и высокой производительности нового семейства позволяет получить наилучшее решение на рынке.
- Архитектура
- Возможность использовать логический элемент (LE) как RAM память
- Цифровая схема фазовой автоподстройки частоты (DPLL)
- Интегрированный тактовый генератор
- Поддержка уровня сигнала на линиях ввода/вывода до 1.2 В (LVCMOS)
- Эмуляция LVDS выхода
- Преимущества
- Более низкая стоимость системы благодаря архитектуре, позволяющей интегрировать больше внешних функций, ранее реализуемых при помощи внешних схем дискретной логики
- Более низкая стоимость комплектующих, так как устройство требует всего один внешний компонент – источник питания
- Компактные размеры – площадь корпуса всего 20 мм2
- Более продолжительное время работы от батареи – мощность потребления в статическом режиме менее 45 мкВт
|
Datasheet
MAX V (180.4 Кб), 12.05.2011
Производитель
Где купить
Дистрибуторы
Дилеры
Где купить ещё
|