+ ADC1613D080, Двухканальный 16-битный АЦП с последовательным выходом стандарта JESD204A
 

ADC1613D080 Двухканальный 16-битный АЦП с последовательным выходом стандарта JESD204A

 

Блок-схема

ADC1613D080, Двухканальный 16-битный АЦП с последовательным выходом стандарта JESD204A
Увеличить

Группа компонентов

АЦП

Основные параметры

Разрешение,бит 16
Частота выборок (макс.),kSPS 80000
Каналов,шт 2
Интерфейс SPI
VREF Int.
DNL (макс.),+/- LSB 0.5
INL (макс.),+/- LSB 5
SNR,дБ 70.3
THD,дБ 80
Напряжение питания: DVDD от 1.65 до 1.95
Напряжение питания: AVDD от 2.85 до 3.4
ICC,мА 343
PD,Вт 1.27
TA,°C от -40 до 85
Корпус HVQFN-56

Общее описание

Отличительные особенности

  • Соотношение сигнал/шум (SNR): 71.6 дБ (тип.)
  • Свободный от помех динамический диапазон (SFDR): 89 дБ (тип.)
  • Максимальная частота преобразования: 65, 80, 105 или 125 MSPS (млн. выборок в сек.)
  • Двухканальный АЦП с конвейерной архитектурой, разрешением 11, 12, 14 и 16 бит, с двухступенчатой линейной калибровкой
  • Две конфигурируемые последовательные линии вывода данных CGVTM, соответствующие стандарту JESD204A
  • Внутренний регулятор напряжения
  • 56-выводной корпус HVQFN
Datasheet
 
ADC1613D series (611.7 Кб), 24.03.2011

Производитель
 

Где купить
 


Дистрибуторы

Дилеры

Где купить ещё

Datasheet

ADC1613D series Двухканальный 16-битный АЦП с последовательным выходом стандарта JESD204A (611.7 Кб), 24.03.2011




Автор документа: Жанна Свирина, http://www.gaw.ru
Кол-во просмотров: 1085
Дата публикации: 24.03.2011 14:18
Дата редактирования: 24.03.2011 14:33


подписка на новости

Подпишись на новости!

Продажа силового и бронированного кабеля и провода в Москве



Мероприятия:

17-я международная выставка ChipEXPO - 2019