T89C51AC2 Усовершенствованный 8-битный микроконтроллер c АЦП и встроенной Flash памятью объемом 32K
Блок-схема Увеличить Группа компонентов MCS-51Основные параметры
Общее описаниеT89C51AC2- высокоэффективная флэш-версия 80C51 8-разрядных микроконтроллеров. T89C51AC2 содержит 16КБ или 32К флэш-памяти программ и данных. Флэш-память может быть запрограммирована в параллельном режиме, в последовательном с возможностью внутрисхемного программирования (ISP) или программным обеспечением. Программирующее напряжение формируется внутренне из стандартного напряжения питания. T89C51AC2 сохраняет все возможности 80C52: 256 байт внутреннего ОЗУ, контроллер прерываний с 7 источниками и 4 уровнями приоритета, три таймера /счетчика. Сверх того, T89C51AC2 имеет 10-битный АЦП, 2К загрузочной флэш-памяти, 2К ЭСПЗУ для данных, программируемый массив счетчиков РСА, расширенную память XRAM (1024 байт), аппаратный сторожевой таймер Watchdog, более гибкий последовательный канал (EUART), который облегчает обмен в многопроцессорной системе. Полностью статическое исполнение уменьшает потребляемую мощность T89C51AC2 и позволяет изменять тактовую частоту до любого значения, даже до постоянного тока, без потери данных. T89C51AC2 имеет два программно-управляемых режима сокращенного потребления мощности и 8-разрядный предварительный делитель тактовой частоты для дальнейшего сокращения потребляемой мощности. В пассивном (Idle) режиме, центральный процессор заморожен, в то время как периферийное оборудование и система прерываний продолжают функционировать. В стоповом режиме (power-down), ОЗУ сохраняется, а все другие функции не работают. Добавленные функции T89C51AC2 делают его более мощным для приложений, в которых необходимы АЦП, ШИМ, высокоскоростной ввод - вывод и возможности вычислений:
T89C51AC2 представляет собой расширенную версию 80С52, в то же время сохраняя полную совместимость. В режиме Х2 максимальная внешняя тактовая частота 20 МГц (300 нс машинный цикл). |
|
Datasheet
AT89C51AC2, T89C51AC2 8-разрядный микроконтроллер с Flash памятью размером 64 кбайт (1.2 Мб), 02.04.2008Связанные документы
По фирмамAT89C51AC2, T89C51AC2 UART Bootloader Errata (305 Кб), 02.04.2008
AT89C51AC2, T89C51AC2 Errata Sheet (110.3 Кб), 02.04.2008
Ссылки по теме
Архитектура микроконтроллеров MCS-51 (Рус)Система команд микроконтроллеров MCS-51 (Рус)
Автор документа: Жанна Свирина,
|
Дата публикации: 02.04.2008 09:54 Дата редактирования: 14.09.2016 16:47 |