+ ATmega645, 8-разрядный AVR-микроконтроллер с внутрисистемно-программируемой Flash памятью
 

ATmega645 8-разрядный AVR-микроконтроллер с внутрисистемно-программируемой Flash памятью

 

Блок-схема

ATmega645, 8-разрядный AVR-микроконтроллер с внутрисистемно-программируемой Flash памятью
Увеличить

Группа компонентов

AVR

Основные параметры

ЦПУ: Ядро AVR
ЦПУ: F,МГц от 0 до 16
Память: Flash,КБайт 64
Память: RAM,КБайт 4
Память: EEPROM,КБайт 2
I/O (макс.),шт. 54
Таймеры: 8-бит,шт 2
Таймеры: 16-бит,шт 1
Таймеры: Каналов ШИМ,шт 4
Таймеры: RTC Да
Интерфейсы: UART,шт 1
Интерфейсы: SPI,шт 1
Интерфейсы: I2C,шт 1
Аналоговые входы: Разрядов АЦП,бит 10
Аналоговые входы: Каналов АЦП,шт 8
Аналоговые входы: Быстродействие АЦП,kSPS 76.9
Аналоговые входы: Аналоговый компаратор,шт 2
VCC от 1.8 до 5.5
ICC,мА 9.5
TA,°C от -40 до 85
Корпус TQFP-64 MLF (VQFN) 64

Общее описание

Отличительные особенности:

  • Высокопроизводительный, маломощный 8-разр. AVR-микроконтроллер
  • Продвинутая RISC-архитектура
    • Мощный набор из 130 инструкций, большинство которых выполняются за один такт
    • 32 x 8 рабочих регистров общего назначения
    • Полностью статическая работа
    • Производительность до 16 млн. оп. в сек. при 16 МГц
    • Встроенное 2-тактное умножающее устройство
      • Энергонезависимые памяти программ и данных
        • Внутрисистемно самопрограммируемая флэш-память
          • износостойкость: 10000 циклов запись/стирание
          • 64 кбайт
        • Опциональный загрузочный сектор с раздельными битами защиты
          • Внутрисистемное программирование под управлением программы в загрузочном секторе
          • Поддержка чтения во время записи
        • ЭСППЗУ с износостойкостью 100 тыс. циклов запись/стирание
          • 2 кбайт
        • Внутреннее статическое ОЗУ
          • 4 кбайт
        • Программируемые биты защиты программного кода
      • Интерфейс JTAG (совместимый со стандартом IEEE. 1149.1)
        • Граничное сканирование по стандарту JTAG
        • Поддержка функций внутрикристальной отладки
        • Программирование флэш-памяти, ЭСППЗУ, конфигурационных бит и бит защиты через интерфейс JTAG
      • Характеристики периферийных устройств
        • Два 8-разр. таймера-счетчика с раздельными предделителями и режимами сравнения
        • Один 16-разр. таймер-счетчик с отдельным предделителем, режимом сравнения и режимом захвата
        • Счетчик реального времени с отдельным генератором
        • Четыре ШИМ-канала
        • 8-канальный 10-разр. АЦП
        • Программируемый последовательный УСАПП
        • Ведущий/подчиненный последовательный интерфейс SPI
        • Универсальный последовательный интерфейс с детектором условия «старт»
        • Программируемый сторожевой таймер с отдельным встроенным генератором
        • Встроенный аналоговый компаратор
        • Прерывание и пробуждение при изменении состояний на выводах
      • Специальные функции микроконтроллера
        • Сброс при подаче питания и программируемая защита от понижения напряжения питания
        • Внутренний калиброванный генератор
        • Внешние и внутренние источники прерываний
        • Пять режимов сна: холостой ход (Idle), снижение шумов АЦП (ADC Noise Reduction), экономичный (Power-save), выключение (Power-down) и дежурный (Standby)
      • Ввод-вывод и корпуса
        • 53/68 программируемых линий ввода-вывода
        • 64-выв. TQFP, 64-выв. MLF и 100-выв. TQFP
      • Градации по быстродействию:
        • ATmega645V/ATmega6450V:
          • 0…4 МГц/1.8…5.5В, 0…8 МГц/2.7…5.5В
        • ATmega645/ATmega6450:
          • 0…8 МГц/2.7 - 5.5В, 0…16 МГц/4.5…5.5В
      • Температурный диапазон:
        • промышленный (-40°C…+85°C)
      • Сверхмалая потребляемая мощность
        • Активный режим:
          • 1 МГц, 1.8В: 400 мкА
          • 32 кГц, 1.8В: 20 мкА (в т.ч. генератор)
        • Режим выключения:
          • 0.5 мкА при 1.8В

      ATmega645/ATmega6450 – экономичные 8-разрядные микроконтроллеры, основанные на усиленной AVR RISC архитектуре. ATmega645/ATmega6450 обеспечивают производительность 1 млн. оп. в сек на 1 МГц синхронизации за счет выполнения большинства инструкций за один машинный цикл и позволяют оптимизировать потребление энергии за счет изменения частоты синхронизации.

      AVR ядро объединяет богатый набор инструкций с 32 рабочими регистрами общего назначения. Все 32 регистра непосредственно подключены к АЛУ (арифметико-логическое устройство), что позволяет указывать два регистра в одной инструкции и выполнить ее за один цикл. Данная архитектура обладает большей эффективностью кода и в 10 раз большей производительностью по сравнению с CISC микроконтроллерами.

      ATmega645/ATmega6450 интегрируют следующие устройства: 64 кбайт внутрисистемно программируемая флэш-память с поддержкой чтения во время записи, 2 кбайт ЭСППЗУ, 4 кбайт статического ОЗУ, 53/68 линии ввода-вывода общего назначения, 32 рабочих регистра общего назначения, интерфейс JTAG для граничного сканирования, поддержки внутрикристальной отладки и программирования, три универсальных таймера-счетчика с режимами сравнения, внутренние и внешние прерывания, последовательный программируемый УСАПП, универсальный последовательный интерфейс с детектором условия старт, 8-канальный 10-разр. АЦП, программируемый сторожевой таймер с внутренним генератором, последовательный порт SPI и пять программно управляемых экономичных режимов. Режим холостого хода (Idle) останавливает ЦПУ, но оставляет в работе статическое ОЗУ, таймеры-счетчики, порт SPI и систему прерываний. Режим выключения (Power-down) сохраняет содержимое регистров, но останавливает генератор, выключает все встроенные функции до появления следующего запроса на прерывание или аппаратного сброса. В экономичном режиме (Power-save) асинхронный таймер продолжает работать, позволяя пользователю его использовать, а остальные устройства отключены. В дежурном режиме (Standby) генератор на кварцевом резонаторе запущен, а остальная часть отключена.

      Микроконтроллеры выпускаются по разработанной Atmel технологии энергонезависимой памяти высокой емкости. Встроенная ISP флэш-память может внутрисхемно перепрограммироваться через последовательный интерфейс SPI обычным программатором энергонезависимой памяти или запущенной программой в секторе начальной загрузки AVR ядра. Программа в секторе начальной загрузки может использовать любой интерфейс для записи программы. Программа в секторе начальной загрузки выполняется даже при обновлении области прикладной программы во флэш-памяти, обеспечивая действительную возможность чтения во время записи. За счет комбинирования 8-разрядного RISC ЦПУ с внутрисхемно самопрограммируемой флэш-памятью на одном кристалле, позволило ATmega645/ATmega6450 быть мощными микроконтроллерами, обеспечивающих высокую универсальность и обладающих низкой стоимостью, что делает их применение идеальным для построения встроенных систем управления.

      ATmega645/ATmega6450 поддерживаются полным набором инструментальных и программных средств для разработки приложений, в т.ч.: Cи-компиляторы, макроассемблеры, программные отладчики/симуляторы, внутрисхемные эмуляторы, оценочные наборы.

Datasheet
 
ATmega325/V, ATmega3250/V, ATmega645/V, ATmega6450/V (5.8 Мб), 19.10.2007

Производитель
 

Где купить
 


Дистрибуторы

Дилеры

Где купить ещё

Datasheet

ATmega325/V, ATmega3250/V, ATmega645/V, ATmega6450/V 8-разрядные микроконтроллеры с внутрисистемно программируемой флэш-памятью (5.8 Мб), 19.10.2007

Ссылки по теме

Архитектура ATmega128 (Рус)
Примеры применения семейства AVR (Рус)
Система команд 8-разрядных RISC микроконтроллеров семейства AVR (Рус)



Автор документа: Жанна Свирина, http://www.gaw.ru
Кол-во просмотров: 2164
Дата публикации: 01.04.2008 10:18
Дата редактирования: 16.04.2015 10:45


подписка на новости

Подпишись на новости!

Продажа силового и бронированного кабеля и провода в Москве



Мероприятия:

17-я международная выставка ChipEXPO - 2019