+ HCTL-2017, Интерфейсная микросхема квадратурного декодера/счетчика
 

HCTL-2017 Интерфейсная микросхема квадратурного декодера/счетчика

 

Блок-схема

HCTL-2017, Интерфейсная микросхема квадратурного декодера/счетчика

Группа компонентов

Интерфейсные микросхемы

Основные параметры

F (макс.),МГц 33
Счетчик,бит 16
VCC от 4.5 до 5.5
TA,°C от -40 до 85
Корпус LP-16

Общее описание

HCTL-2017 - CMOS интегральная схема, реализующая функции квадратурного декодера, счетчика и интерфейса шины. Серия HCTL-20XX разработана для применений в цифровых системах замкнутого контура управления двигателями и цифровых устройствах ввода. HCTL-2017 содержит логическую схему квадратурного декодирования, 16-битный бинарный реверсивный счетчик состояний и интерфейс 8-битной шины. Триггер Шмитта и цифровой фильтр на входах позволяют использовать микросхему в условиях повышенных электромагнитных шумов.

Особенности HCTL-2017

  • Реализует интерфейс между кодером и микроконтроллером
  • Рабочая частота до 33 МГц
  • TTL/CMOS совместимые выходные буферы трех состояний
  • 8- или 16-битный режимы работы
Datasheet
 
HCTL-2017_2021 (174.5 Кб), 13.02.2008

Производитель
 

Где купить
 


Дистрибуторы

Дилеры

Где купить ещё

Datasheet

HCTL-2017_2021 Интерфейсная микросхема квадратурного декодера/счетчика (174.5 Кб), 13.02.2008

Связанные документы

Промышленная Электроника
AV01-0078EN Различия между микросхемами декодеров новой серии HCTL-2001, HCTL-2017, HCTL-2021 и снятыми с производства HCTL-2000, HCTL-2016, HCTL-2020 (21.3 Кб), 13.02.2008




Автор документа: Дмитрий Гаврилюк, http://www.gaw.ru
Кол-во просмотров: 1915
Дата публикации: 13.02.2008 16:08
Дата редактирования: 13.02.2008 16:11


подписка на новости

Подпишись на новости!

Продажа силового и бронированного кабеля и провода в Москве



Мероприятия:

17-я международная выставка ChipEXPO - 2019