+ AD7112, 17-битный двухканальный логарифмический ЦАП семмейства LOGDAC, выполненный по технологии LC2MOS
 

AD7112 17-битный двухканальный логарифмический ЦАП семмейства LOGDAC, выполненный по технологии LC2MOS

 

Блок-схема

AD7112, 17-битный двухканальный логарифмический ЦАП семмейства LOGDAC, выполненный по технологии LC2MOS

Группа компонентов

ЦАП

Основные параметры

Разрешение,бит 17
Каналов,шт 2
Тип выхода Current
Интерфейс Parallel
VREF Ext.
Напряжение питания: DVDD от 4.75 до 5.25
ICC,мА 2
PWT,Вт 1
TA,°C от -40 до 85
Корпус SOIC-20-Wide PDIP-20

Общее описание

Datasheet
 
AD7112 (230.1 Кб), 12.11.2009

Производитель
 

Где купить
 


Дистрибуторы

Дилеры

Где купить ещё

Datasheet

AD7112 17-битный двухканальный логарифмический ЦАП семмейства LOGDAC, выполненный по технологии LC2MOS (230.1 Кб), 12.11.2009




Автор документа: Жанна Свирина, http://www.gaw.ru
Кол-во просмотров: 1414
Дата публикации: 12.11.2009 09:37
Дата редактирования: 12.11.2009 09:43


подписка на новости

Подпишись на новости!

Продажа силового и бронированного кабеля и провода в Москве



Мероприятия:

17-я международная выставка ChipEXPO - 2019