AD7564 Счетверенный 12-разрядный экономичный ЦАП с малым энергопотреблением, питанием +3.3 В/+5 В, выполненный по технологии LC2MOS
Блок-схема Увеличить Группа компонентов ЦАПОсновные параметры
Общее описаниеAD7564 содержит четыре 12-разрядных ЦАП в одном корпусе. Каждый ЦАП имеет стандартный токовый выход и раздельные выводы VREF, IOUT1, IOUT2 и RFB. Они работаю от одного источника напряжением +3.3 В…+5 В. AD7564 использует последовательный ввод данных. Данные загружаются через входы FSIN, CLKIN и SDIN. Два адресных входа A0 и A1 определяют адрес микросхемы и могут использоваться для организации подключения нескольких аналогичных устройств к одной последовательной шине в одной системе. Как альтернатива может использоваться шлейфный режим подключения нескольких микросхем, используя выход сдвигового регистра SDO, при этом выходы A0 и A1 игнорируются. Все ЦАП могут одновременно обновляться, используя вход LDAC, а также обнуляться через вход CLR. Микросхема выпускается в 28-выводных SOIC, SSOP и DIP корпусах. Отличительные особенности:
Область применения:
|
|
Datasheet
AD7564 Счетверенный 12-разрядный экономичный ЦАП с малым энергопотреблением, питанием +3.3 В/+5 В, выполненный по технологии LC2MOS (392.9 Кб), 26.10.2009
Автор документа: Жанна Свирина,
|
Дата публикации: 26.10.2009 09:06 Дата редактирования: 26.10.2009 09:13 |