AD5304A Счетверенные 8-разрядные ЦАПы, формирующие сигнал напряжения, с питанием +2,5...+5,5 В, потреблением 500 мкА в 10 выводном µSOIC корпусе
Блок-схема Увеличить Группа компонентов ЦАПОсновные параметры
Общее описаниеAD5304/AD5314/AD5324 – микросхемы в 10-выводном корпусе µSOIC, содержащие четыре ЦАП, обеспечивающие формирование выходных напряжений 8-, 10- и 12-разрядным двоичным кодом, соответственно, питающиеся однополярным напряжением от +2.5 В до +5.5 В и потреблением 500 мкА при 3В питания. Встроенные в микросхему усилители-повторители обеспечивают скорость нарастания выходного напряжения 0.7 В/мкс. В AD5304/ AD5314/AD5324 встроен 3-проводный последовательный интерфейс, который работает на частоте до 30МГц и совместим со стандартными интерфейсами SPI™, QSPI™, MICROWIRE™ и DSP. Опорные напряжения для каждого ЦАП поступает с общего входа. Используя вход LDAC, можно обеспечить одновременность обновления выходных напряжений всех ЦАП. В состав данных микросхем входит также схема сброса при подаче питания, которая обеспечивает установку нулевых выходных напряжений с момента подачи питания до выполнения первой действительной операции записи в регистры ЦАП. Для этих устройств реализован механизм перевода в режим пониженного энергопотребления, в котором ток потребления снижается вплоть до 200 нА при 5В питания (80 нА при 3В). Малое потребление в активном режиме делает данные микросхемы ЦАП идеальными для применения в автономном оборудовании. Потребляемая мощность составляет 1.5 мВт при 5В, 0.7 мВт при 3В и снижается до 1 мкВт в режиме пониженного энергопотребления. Характеристики:
Область применения:
|
|
Datasheet
AD5304, AD5314, AD5324 Счетверенные 8/10/12-разрядные ЦАПы, формирующие сигнал напряжения, с питанием +2,5...+5,5 В, потреблением 500 мкА в 10 выводном µSOIC корпусе (529.4 Кб), 12.10.2009
Автор документа: Жанна Свирина,
|
Дата публикации: 12.10.2009 07:50 Дата редактирования: 12.10.2009 07:54 |