+ ADS62P49, Двухканальный 14-битный АЦП с частотой дискретизации 250 MSPS с последовательным (DDR LVDS) и параллельным интерфейсами
 

ADS62P49 Двухканальный 14-битный АЦП с частотой дискретизации 250 MSPS с последовательным (DDR LVDS) и параллельным интерфейсами

 

Блок-схема

ADS62P49, Двухканальный 14-битный АЦП с частотой дискретизации 250 MSPS с последовательным (DDR LVDS) и параллельным интерфейсами
Увеличить

Группа компонентов

АЦП

Основные параметры

Разрешение,бит 14
Частота выборок (макс.),kSPS 250000
Каналов,шт 2
Интерфейс LVDS Parallel
VIN от -2 до 2
DNL (макс.),+/- LSB 1.3
INL (макс.),+/- LSB 5
SNR,дБ 73
THD,дБ 83.5
Напряжение питания: DVDD от 1.7 до 1.9
Напряжение питания: AVDD от 3.15 до 3.6
ICC,мА 305
PD,Вт 1.25
TA,°C от -40 до 85
Корпус QFN-64

Общее описание

Отличительные особенности:

  • Максимальная частота преобразований: 250 MSPS (млн. преобразований в сек.)
  • Разрешение: 14 бит
  • Общая рассеиваемая мощность: 1.25 Ватт при 250 MSPS
  • Интерфейсы: DDR LVDS (удвоенная скорость передачи данных) и параллельный КМОП-совместимый
  • Перекрестная наводка каналов: 90 дБ
  • Минимальная амплитуда входного тактового сигнала: 400 мВ (дифференц.)
  • Поддержка внутреннего и внешнего источника опорного напряжения
  • Корпус: 64-выводной QFN размером 9 х 9 мм
Datasheet
 
ADS62P49, ADS62P48, ADS62P29, ADS62P28 (2.1 Мб), 31.07.2009

Производитель
 

Где купить
 


Дистрибуторы

Дилеры

Где купить ещё

Datasheet

ADS62P49, ADS62P48, ADS62P29, ADS62P28 Двухканальные 14/12-битные АЦП с частотой дискретизации 250/210 MSPS с интерфейсом DDR LVDS (2.1 Мб), 31.07.2009




Автор документа: Дмитрий Гаврилюк, http://www.gaw.ru
Кол-во просмотров: 2496
Дата публикации: 31.07.2009 16:22
Дата редактирования: 31.07.2009 16:41


подписка на новости

Подпишись на новости!

Продажа силового и бронированного кабеля и провода в Москве



Мероприятия:

17-я международная выставка ChipEXPO - 2019