Группа компонентов
Сигнальные Процесоры
Основные параметры
ЦПУ: Ядро |
TMS320C67x+
|
ЦПУ: MIPS |
2400
|
ЦПУ: F,МГц |
от 0 до 300
|
Память: RAM,КБайт |
128
|
Таймеры: Каналов ШИМ,шт |
5
|
Таймеры: RTC |
Да
|
Интерфейсы: UART,шт |
1
|
Интерфейсы: SPI,шт |
1
|
Интерфейсы: I2C,шт |
1
|
VCC,В |
от 0.95 до 1.32
|
TA,°C |
от -40 до 105
|
Корпус |
PBGA-361
|
Общее описание
Отличительные особенности:
- DSP ядро C674x с архитектурой VLIW до 300 МГц
- Система команд ядра C674x
- Расширенный набор комманд ядер C67x+TM и C64x+TM
- Производительность 2400/1800 MIPS/MFLOPS
- По-байтная адресация - 8/16/32/64 бита
- 8-битная защита от переполнения
- Компактные 16-битные инструкции
- Двухуровневая архитектура кэш-памяти
- 32 КБайт L1P RAM память программ/кэш первого уровня
- 32 КБайт L1D RAM память данных/кэш первого уровня
- 64 КБайт L2 унифицированной RAM памяти/кэш второго уровня
- Гибкое распределение памяти между RAM/кэш (для первого и второго уровней)
- 1024 КБайт загрузочной ROM памяти
- Расширенный контроллер прямого доступа к памяти 3 (EDMA3)
- Два контроллера каналов
- Три контроллера пересылки
- 64 независимых каналов DMA
- 16 высокоскоростных каналов DMA
- Программная поддержка
- TI DSP/BIOSTM
- Библиотека поддержки кристалла и библиотека DSP
- LVCMOS-совместимые порты ввода/вывода с напряжением 1.8 или 3.3 Вольта
- Два интерфейса внешней памяти
- EMIFA
- FLASH память типа NOR (8-/16-бит ширина данных)
- FLASH память типа NAND (8-/16-бит ширина данных)
- 16-бит SDRAM с адресуемым пространством до 128 МБайт
- Контроллер памяти DDR2/Mobile DRAM
- 16-бит DDR2 SDRAM с адресуемым пространством до 512 МБайт
- или
- 16-бит mDDR SDRAM с адресуемым пространством до 256 МБайт
- Один конфигурируемый UART модуль (тип 16550)
- Сигналы управления модемом
- 16 Байт FIFO
- Один интерфейс SPI
- Один интерфейс I2C с режимами ведущий/ведомый
- Один многоканальный последовательный аудио порт (McASP)
- Частота приема/передачи до 50 МГц
- 16 последовательных линий передачи данных
- Поддержка форматов TDM, I2S и аналогичных им
- Поддержка режима DIT
- FIFO буферы для передатчика и приемника
- Один многоканальный буферизованный последовательный порт (McBSP)
- Частота приема/передачи до 50 МГц
- 16 последовательных линий передачи данных
- Поддержка форматов TDM, I2S и аналогичных им
- Интерфейс аудио кодека AC97
- Телекоммуникационный интерфейс (ST-Bus, H100)
- 128-канальный TDM
- FIFO буферы для передатчика и приемника
- Часы реального времени с генератором на 32 кГц и независимой шиной питания
- Один 64-битный таймер общего назначения (конфигурируемый как два 32-битных таймера)
- Один 64-битный таймер общего назначения (сторожевой таймер)
- Два расширенных широтно-импульсных модулятора (eHRPWM)
- Три 32-битных расширенных модуля сбора данных (eCAP)
- Возможность конфигурации как три входа данных или три дополнительных выхода ШИМ (APWM)
- Одновременный захват до 4 временных меток событий
- 361-выводной корпус PBGA с шагом выводов 0.65 мм (суффикс ZCE)
- 361-выводной корпус PBGA с шагом выводов 0.80 мм (суффикс ZWT)
- Коммерческий и расширенный диапазон рабочих температур
|
Datasheet
TMS320C6472 (1.5 Мб), 14.07.2009
Производитель
Где купить
Дистрибуторы
Дилеры
Где купить ещё
|