+ N01L83W2A, 1 Мбит сверхмалопотребляющая асинхронная SRAM 128К х 8 бит
 

N01L83W2A 1 Мбит сверхмалопотребляющая асинхронная SRAM 128К х 8 бит

 

Блок-схема

N01L83W2A, 1 Мбит сверхмалопотребляющая асинхронная SRAM 128К х 8 бит
Увеличить

Группа компонентов

Low Power SRAM

Основные параметры

Организация: Слов,K 128
Организация: Разрядов,бит 8
Время
выборки
,нс
55
Ток потребления: ICC,мА 9.5
Ток потребления: ICC Shutdown,мкА 2
VCC от 2.3 до 3.6
TA,°C от -40 до 85
Корпус STSOP-32 TSOPI-32

Общее описание

Отличительные особенности

  • Организация: 128К х 8 бит
  • Напряжение питания: 2.3...3.6 Вольт
  • Ток потребления в режиме Stanby: 2.0 мкА при 3.0 Вольт (тип.)
  • Рабочий ток потребления: 2.0 мА при 3.0 Вольт
  • Рабочий ток потребления в страничном режиме доступа: 0.8 мА при 3.0 Вольт
  • Простой интерфейс управления: два сигнала разрешения подключения (CE1 и CE2), один сигнал разрешения вывода (OE) для каскадирования устройств
  • Низковольтный режим хранения данных
  • Автоматический переход в энергосберегающий режим ожидания (Standby)
  • TTL-совместимый драйвер с тремя состояниями выхода
  • Диапазон рабочих температур: -40...+85°C
Datasheet
 
N01L83W2A (522.2 Кб), 19.05.2009

Производитель
 

Где купить
 


Дистрибуторы

Дилеры

Где купить ещё

Datasheet

N01L83W2A 1 Мбит сверхмалопотребляющая асинхронная SRAM 128К х 8 бит (522.2 Кб), 19.05.2009




Автор документа: Дмитрий Гаврилюк, http://www.gaw.ru
Кол-во просмотров: 1763
Дата публикации: 19.05.2009 08:11
Дата редактирования: 19.05.2009 08:15


подписка на новости

Подпишись на новости!

Продажа силового и бронированного кабеля и провода в Москве



Мероприятия:

17-я международная выставка ChipEXPO - 2019